superpage.co.kr 논리회로 설계 및 실험 - 가산기와 감산기 > superpage5 | superpage.co.kr report

논리회로 설계 및 실험 - 가산기와 감산기 > superpage5

본문 바로가기

뒤로가기 superpage5

논리회로 설계 및 실험 - 가산기와 감산기

페이지 정보

작성일 23-02-08 00:27

본문




Download : 논리회로 설계 및 실험 - 가산기와.hwp




나머지는 모두 1이 출력된다. C0로가 1일 때 두 입력 2진수를 더한 값에 1을 더 더해준다. 감산기일 때는(SUB가 1일 때) B4,B3,B2,B1을 2의 보수로 바꾼 다음에 더해준다. C는 1과 1을 입력한 것만 1이 출력되고 나머지는 모두 0이 출력된다된다. 0일 때는 가산기, 1일 때는 감산기다. K는 0, 0, 0과 1, 0, 0과 1, 0, 1과 1, 1, 0을 입력하면 0이 출력된다.> ⓵ 7486 IC, 7408 IC 으로 구현한 가산기 회로 반가산기는 2개의 2진 입력과 2개의 2진 출력이 필요하다.




예측 : SUB입력이 0일 때와 1일 때가 달라진다. 나머지는 모두 1이 출력된다. 거기서 올림이 발생하면 C4 LED가 켜진다.


논리회로 설계 및 실험 ,가산기와 감산기




부울대식 : A*B+(A*B+A*B)*K = K, (A*B+A*B)*K+(A*B+A*B)*K = D
순서
전감산기는 두 개의 반감산기와 OR게이트로 구현된다.



논리회로 설계 및 실험 - 가산기와 감산기
반가산기는 2개의 2진 입력과 2개의 2진 출력이 필요하다. 입력 A4,A3,A2,A1과 B4,B3,B2,B1을 입력하면 가산기일 때는(SUB가 0일 때) 2진수를 더해준다.
결과 : 다음 표를 보면서 확인한다.>


다. 두 개의 2진입력이 되면 출력변수로 합(S)과 캐리(S)를 만든다. C는 1과 1을 입력한 것만 1이 출력되고 나머지는 모두 0이 출력된다.
레포트 > 공학,기술계열

⓵ 7486 IC, 7408 IC 으로 구현한 가산기 회로

논리회로 설계 및 실험 - 가산기와-6253_01.jpg 논리회로 설계 및 실험 - 가산기와-6253_02_.jpg 논리회로 설계 및 실험 - 가산기와-6253_03_.jpg 논리회로 설계 및 실험 - 가산기와-6253_04_.jpg 논리회로 설계 및 실험 - 가산기와-6253_05_.jpg
각 사진마다 LED는 ☆로, 스위치는 ↑로 표시해 놓았습니다. 나머지는 모두 1이 출력된다. 두 개의 2진입력이 되면 출력변수로 합(S)과 캐리(S)를 만든다.


Download : 논리회로 설계 및 실험 - 가산기와.hwp( 98 )


예측 : A, B, K 입력 0, 0, 0과 0, 1, 0과 1, 0, 1과 1, 1, 0을 입력하면 D는 모두 0이 출력된다. 나머지는 모두 1이 출력된다된다.





각 사진마다 LED는 ☆로, 스위치는 ↑로 표시해 놓았습니다. 예측 : A와 B입력 0과 0, 1과 1은 S는 0이 출력된다. 더 해줄 때 올림이 발생하면 C4의 LED가 켜진다.
결과 : 결과는 다음 표여서 확인한다.

⓺ 가산기인 7483 IC과 7486 IC을 함께 사용해서 감산기와 가산기를 구하는 회로
설명
결과 : 예측과 같다. A들의 입력과 B들의 입력을 받으면 C0로가 0일 때 두 2진수를 더해준다.

⓹ 7483 IC을 사용하여 사용한 가산기 회로


예측 : 원리는 입력 A4,A3,A2,A1, B4,B3,B2,B1과 C0의 입력을 받아서 이용하는 회로이다. 그때 올림이 발생하면 C4가 LED가 켜진다.
예측 : A와 B입력 0과 0, 1과 1은 S는 0이 출력된다된다. 거기서 올림자리가 발생하면 C4 LED가 켜긴다.
전체 7,775건 1 페이지
해당자료의 저작권은 각 업로더에게 있습니다.

evga.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
Copyright © superpage.co.kr. All rights reserved.
PC 버전으로 보기